前言
第1章导论
1.1逻辑设计
1.2数制的简单回顾
1.2.1十六进制数
1.2.2二进制加法
1.2.3有符号数
1.2.4二进制减法
1.2.5二—十进制码(UCD)
1.2.6其他编码
1.3解题实例
1.4习题
1.5第1章测验题(30分钟)
第2章组合系统
2.1组合系统的设计过程
2.1.1无关条件
2.1.2列真值表
2.2开关代数
2.2.1开关代数的定义
2.2.2开关代数的基本性质
2.2.3代数函数的处理
2.3用与门、或门和非门实现逻辑函数
2.4反函数
2.5从真值表到代数表达式
2.6与非门、或非门和异或门
2.7代数表达式的化简
2.8代数函数的处理及其与非门实现
2.9更一般的布尔代数
2.10解题实例
2.11习题
2.12第2章测验题(100分钟或分成两次,每次50分钟)
第3章卡诺图
3.1卡诺图简介
3.2用卡诺图求解最简与或表达式
3.3无关项
3.4或与式
3.5五变量和六变量的卡诺图
3.6多输出问题
3.7解题实例
3.8习题
3.9第3章测验题(100分钟,或两次50分钟的测验)
第4章函数的最简化算法
4.1单输出问题的奎恩—麦克路斯基方法
4.2单输出问题的迭代合意
4.3单输出问题的质蕴含项表
4.4多输出问题的奎恩—麦克路斯基方法
4.5多输出问题的迭代合意
4.6多输出问题的质蕴含项表
4.7解题实例
4.8习题
4.9第4章测验题(50分钟)
第5章组合系统的设计
5.1链形系统
5.1.1组合逻辑电路中的延时
5.1.2加法器
5.1.3减法器和加法器,减法器
5.1.4比较器
5.2二进制译码器
5.3编码器和优先权编码器
5.4数据选择器和数据分配器
5.5三态门
5.6门阵列-——ROM,PLA和PAL
5.6.1用只读存储器进行设计
5.6.2用可编程逻辑阵列进行设计
5.6.3用可编程阵列逻辑进行设计
5.7组合系统的测试和仿真
5.7.1Verilog语言简介
5.8较大规模电路的例子
5.8.1一位十进制加法器
5.8.2七段显示驱动器
5.8.3一个差错编码系统
5.9解题实例
5.10习题
5.11第5章测验题(60分钟)
第6章时序系统的分析
第7章时序系统的设计
第8章求解更大规模的时序问题
附录A把逻辑代数与卡诺图联系起来
附录B部分习题答案
附录C每章测验题答案
附录D完整例题
展开