丛书序
前言
第1章 ASIC简介
1.1 ASIC的发展
1.2 ASIC的类型
1.3 ASIC设计流程
第2章 常用EDA工具的使用方法
2.1 FPGA设计工具——QuartusⅡ
2.2 FPGA设计软件——ISE
2.3 ModeslSim仿真工具
2.4 高效综合软件——Synplify/Synplify Pro
2.5 Synopsys综合工具——Design Compiler(DC)
2.6 Cadence仿真工具——NC-Verilog
第3章 Verilog HDL语言基础
3.1 Verilog HDL的基本结构
3.2 数据类型
3.3 参数定义、宏替换及模拟时间单位的定标
3.4 操作符
3.5 Verilog HDL行为描述
3.6 Verilog HDL结构描述
3.7 Verilog HDL的编码风格
3.8 实例分析
第4章 VHDL语言基础
4.1 VHDL程序结构
4.2 VHDL语言要素及其分类
4.3 VHDL语法基础
4.4 实例分析
第5章 验证技术
5.1 验证的策略和手段
5.2 构建测试平台(Testbench)
5.3 仿真技术
5.4 静态时序分析(STA)
5.5 实例分析
第6章 综合技术
第7章 FPGA验证技术
第8章 ASIC版图设计技术
展开