搜索
高级检索
高级搜索
书       名 :
著       者 :
出  版  社 :
I  S  B  N:
文献来源:
出版时间 :
PCI局部总线及其应用
0.00    
图书来源: 浙江图书馆(由图书馆配书)
  • 配送范围:
    全国(除港澳台地区)
  • ISBN:
    7560604862
  • 作      者:
    李贵山, 陈金鹏主编
  • 出 版 社 :
    西安电子科技大学出版社
  • 出版日期:
    2003
收藏
内容介绍
  《PCI局部总线及其应用》分为9章,涵盖了PCI局部总线规范2.2版及其最新进展,详细介绍了PCI局部总线的原理和操作,内容包括PCI局部总线的基本概念、信号的定义、总线的操作、电气规范、机械规范、配置空间、66 MHz规范、BIOS和PCI-PCI桥等。书中通过大量的时序波形和实例对PCI局部总线的实际应用进行了深入浅出的阐述。PCI(外设部件互连)是当今个人计算机的主流总线结构,是微型计算机中处理器/存储器与外围控制部件、扩展卡之间的互连接口。PCI局部总线规范是互连机构的协议,也是电气和机械配置的规范。
  编者根据编写《PCI局部总线开发者指南》(2.0版)和使用PCI局部总线的经验,对书中的内容作了周密安排。《PCI局部总线及其应用》体系合理、概念清晰、逻辑性强、通俗易懂。
展开
目录
第1章 PCI局部总线简介
1.1 总线的基本概念
1.2 PCI局部总线的发展
1.2.1 PCI局部总线的孕育
1.2.2 PCI局部总线发展的动力
1.2.3 总线的性能指标
1.3 PCI局部总线的特点
1.4 PCI设备与功能
1.5 遵循的技术规范及获取方法
1.6 PCI局部总线的应用

第2章 PCI局部总线信号定义
2.1 信号类型说明
2.2 PCI局部总线信号定义
2.2.1 系统信号定义
2.2.2 地址和数据信号
2.2.3 接口控制信号
2.2.4 仲裁信号
2.2.5 错误报告信号
2.2.6 中断信号
2.2.7 附加信号
2.2.8 64位总线扩展信号
2.2.9 JTAG/边界扫描信号
2.3 边带信号
2.4 中央资源功能

第3章 PCI局部总线的操作
3.1 总线命令
3.1.1 总线命令编码
3.1.2 命令使用规则
3.2 PCI局部总线协议
3.2.1 PCI局部总线的交易控制
3.2.2 PCI局部总线的编址
3.2.3 字节校正和字节使能的用法
3.2.4 总线的驱动与过渡
3.2.5 交易顺序与报告
3.2.6 组合、合并与叠并
3.3 总线交易
3.3.1 总线上的读交易
3.3.2 总线上的写交易
3.3.3 交易的终止过程
3.4 PCI局部总线的仲裁
3.4.1 仲裁算法
3.4.2 公平仲裁举例
3.4.3 双主设备间的仲裁举例
3.4.4 仲裁协议
3.4.5 快速背对背交易
3.4.6 仲裁的停靠
3.5 PCI局部总线的访问延迟
3.5.1 总线访问延迟的概念
3.5.2 目标延迟
3.5.3 主设备数据延迟
3.5.4 存储器写最大完成时间限制
3.5.5 仲裁延迟
3.6 PCI局部总线的其它操作
3.6.1 设备选择
3.6.2 特殊周期
3.6.3 地址,数据的渐进
3.6.4 中断应答
3.7 纠错功能
3.7.1 奇偶位的产生
3.7.2 奇偶校验
3.7.3 地址奇偶错误
3.7.4 错误的报告
3.7.5 延迟交易与数据奇偶错误
3.7.6 错误恢复
3.8 PCI局部总线的64位扩展
3.8.1 64位数据传送和64位寻址
3.8.2 64位扩展信号
3.8.3 在32位插入式连接器上的64位卡
3.8.4 64位扩展漂移的防止
3.8.5 64位数据传送能力
3.8.6 64位寻址
3.8.7 64位奇偶校验

第4章 PCI局部总线的电气规范
4.1 概述
4.1.1 从5V到3.3V的过渡
4.1.2 动态与静态驱动规范
4.2 PCI元件指标
4.2.1 5v信号环境下的指标
4.2.2 3.3v信号环境下的指标
4.2.3 时间指标
4.3 系统(母板)技术指标
4.3.1 时钟相位偏移
4.3.2 复位信号
4.3.3 上拉电阻
4.3.4 电源
4.3.5 系统时标限制
4.3.6 系统的物理要求
4.3.7 连接器
4.4 扩展板技术指标
4.4.1 扩展板上的引脚分配
4.4.2 电源要求
4.4.3 物理要求

第5章 PCI局部总线的机械特性
5.1 简介
5.2 PCI扩展卡的物理尺寸及公差
5.2.1 连接器的物理描述
5.2.2 平面实现

第6章 配置空间
6.1 配置空间的组织
6.2 配置空间的功能
6.2.1 设备识别
6.2.2 设备的控制
6.2.3 设备状态寄存器
6.2.4 其它头标区寄存器
6.2.5 基址寄存器
6.2.6 新能力
6.3 PCI扩展ROM
6.3.1 PCI扩展ROM的内容
6.3.2 上电自测试(POST)代码
6.3.3 PC兼容的扩展ROM
6.3.4 设备驱动程序
6.4 消息信号中断(MSI)
6.4.1 消息能力结构
6.4.2 MSI操作

第7章 66MHzPCI规范
7.1 设备实现
7.2 协议
7.3 电气特性
7.3.1 信号环境
7.3.2 直流(DC)指标
7.3.3 交流(Ac)指标
7.3.4 最大交流允许值与设备保护
7.3.5 时间指标
7.4 系统(主板)技术指标
7.4.1 时钟误差
7.4.2 复位信号
7.4.3 上拉电阻
7.4.4 电源
7.4.5 系统时标限制
7.4.6 物理要求
7.4.7 连接器引脚排列

第8章 PCIBIOS
8.1 PCIBIOS的用途
8.2 支持的操作系统环境
8.2.1 BIOS的实现与调用规则
8.2.2 实模式
8.2.3 286保护模式(16:16)
8.2.4 386保护模式(32:32)
8.2.5 平模式(0:32)
8.3 确定系统是否实现32位BIOS
8.4 确定32位BIOS支持的服务
8.5 确定32位BIOS是否支持PCI:BIOS服务
8.6 调用PCIBIOS
8.6.1 PCIBIOS的存在性
8.6.2 PCI设备检测
8.6.3 PCI分类代码检测
8.6.4 特殊周期的产生
8.6.5 PCI中断路由选项的获得
8.6.6 PCI硬件中断设置
8.6.7 读配置字节
8.6.8 读配置字
8.6.9 读配置双字
8.6.10 写配置字节
8.6.11 写配置字
8.6.12 写配置双字

第9章 PCI—PCI桥
9.1 采用PCI—PCI桥结构的原因
9.2 基本术语
9.3 具有PCI—PCI桥的系统举例
9.4 PCI—PCI桥的作用
9.4.1 桥的功能
9.4.2 桥对总线上交易的处理行为
9.5 桥配置寄存器
9.5.1 概述
9.5.2 头标类型寄存器
9.5.3 设备的识别
9.5.4 总线编号寄存器
9.5.5 命令寄存器
9.5.6 状态寄存器
9.5.7 底板,槽编号寄存器
9.5.8 与地址译码相关的寄存器
19.5.9 Cache行容量寄存器
9.5.10 延迟定时寄存器
9.5.11 BIST寄存器
9.5.12 与中断相关的寄存器
9.6 配置过程
9.6.1 总线编号分配
9.6.2 底板与槽编号分配
9.6.3 地址空间分配
9.6.4 IRQ分配
9.6.5 显示配置
9.7 配置与特殊周期过滤
9.7.1 概述
9.7.2 特殊周期交易
9.7.3 类型l配置访问
9.7.4 类型0配置访问
9.8 中断确认处理
9.9 具有负向译码特征的PCI—PCI桥
9.10 复位
9.11 仲裁
9.12 中断支持
9.12.1 使用中断跟踪的设备
9.12.2 使用MSI的设备
9.13 缓冲区管理
9.13.1 存储器写并无效命令的处理
9.13.2 关于报告写缓冲区用法的规则
9.13.3 多数据期特殊周期请求
9.14 错误检测与处理
9.14.1 简介
9.14.2 地址期奇偶校验错的处理
9.14.3 读数据期的奇偶校验错
9.14.4 写数据期的奇偶校验错
9.14.5 主设备缺省的处理
9.14.6 目标缺省的处理
9.14.7 放弃定时器时间溢出
9.14.8 在第二总线上处理SERR
附录A PCI局部总线操作规则
附录B 系统交易顺序
附录C 互斥访问
参考文献
展开
加入书架成功!
收藏图书成功!
我知道了(3)
发表书评
读者登录

请选择您读者所在的图书馆

选择图书馆
浙江图书馆
点击获取验证码
登录
没有读者证?在线办证