搜索
高级检索
高级搜索
书       名 :
著       者 :
出  版  社 :
I  S  B  N:
文献来源:
出版时间 :
EDA技术及应用
0.00    
图书来源: 浙江图书馆(由图书馆配书)
  • 配送范围:
    全国(除港澳台地区)
  • ISBN:
    9787111404347
  • 作      者:
    孙宏国,周磊编著
  • 出 版 社 :
    机械工业出版社
  • 出版日期:
    2013
收藏
编辑推荐
  《普通高等教育电气电子类工程应用型“十二五”规划教材:EDA技术及应用》在介绍VHDL基本语法时,从基本结构、数据类型、基本语句到可用资源(库)以及子程序,由简单到复杂,并对常用的基本逻辑单元进行了VHDL语言的描述和仿真,有利于知识的进一步消化。
展开
内容介绍
  《普通高等教育电气电子类工程应用型“十二五”规划教材:EDA技术及应用》共6章,第1章讲述了EDA技术的特点、概念和数字系统的设计方法;第2章介绍了VHDL语言的基本语法特点、程序结构、常用语句以及相关基础知识;第3章介绍了一些典型的基本门电路、组合逻辑电路和时序逻辑电路VHDL语言的实现方式;第4章介绍了Aitera公司的综合开发软件的特点和使用方法;第5章介绍了EDA技术在不同专业的工程应用案例;第6章列举了20个基础性和综合性实验项目;附录A介绍了YCITSOPC_V1.0实验开发板;附录B介绍了可编程逻辑器件及其配置。
  《普通高等教育电气电子类工程应用型“十二五”规划教材:EDA技术及应用》可作为高等学校电气类、电子信息类、自动化类、计算机类本、专科专业的“EDA技术”课程的教材,亦可作为参加电子设计竞赛的培训教材和参考书,还可作为电子爱好者的自学教程。
展开
目录
前言
第1章  EDA技术概述
1.1  EDA技术的涵义
1.2  EDA技术的发展历程
1.3  EDA技术的主要内容
1.4  EDA软件系统的构成
1.5  EDA的工程设计流程
1.6  数字系统的设计
1.6.1  数字系统的设计模型
1.6.2  数字系统的设计方法
1.6.3  数字系统的设计准则
1.6.4  数字系统的设计步骤
习题

第2章  VHDL语言程序基础
2.1  概述
2.2  VHDL语言程序的结构
2.2.1  VHDl语言程序设计的基本单元
2.2.2  实体
2.2.3  构造体
2.2.4  配置
2.3  VHDL设计资源
2.3.1  库
2.3.2  包集合
2.4  VHDL语言要素
2.4.1  标志符
2.4.2  数据对象
2.4.3  VHDL的数据类型
2.4.4  VHDL运算符
2.4.5  VHDL的属性
2.4.6  常见错误
2.5  VHDL语言的描述方式
2.5.1  行为描述
2.5.2  数据流描述
2.5.3  结构描述
2.6  VHDL顺序语句
2.6.1  赋值语句
2.6.2  转向控制语句
2.6.3  等待语句
2.6.4  子程序调用语句
2.6.5  返回语句
2.6.6  空操作语句
2.6.7  其他语句
2.7  VHDL并行语句
2.7.1  进程语句
2.7.2  块语句
2.7.3  并行信号赋值语句
2.7.4  并行过程调用语句
2.7.5  元件例化语句
2.7.6  生成语句
2.8  子程序
2.8.1  函数
2.8.2  重载函数
2.8.3  过程
2.8.4  重载过程
习题

第3章  基本逻辑单元的VHDL模型
3.1  组合逻辑电路设计
3.1.1 基本逻辑门设计
3.1.2 编码器、译码器和数据选择器
3.1.3 加法器
3.1.4 三态门及总线缓冲器
3.1.5 运算电路
3.2 时序逻辑电路设计
3.2.1  触发器
3.2.2  寄存器
3.2.3  计数器
3.2.4  分频器
3.2.5  序列信号发生器和检测器
3.3  存储器
3.3.1  存储器描述中的一些共性问题
3.3.2  只读存储器
3.3.3  随机存储器
3.3.4  堆栈
3 4 有限状态机
3.4.1  有限状态机的分类
3.4.2  有限状态机的应用
习题

第4章  QuartusⅡ介绍与使用
4.1  概述
4.2  创建第一个工程
4.2.1  使用工程向导创建工程
4.2.2  完善顶层设计文件
4.2.3  Quartu8Ⅱ的交叉探索
4.2.4  约束设计
4.2.5  输入/输出端口配置
4.3  设计的时序约束
4.4  团队协作及逻辑锁定
4.5  ModelSim仿真
4.6  SignalTap II的使用
4.7  时序逼近

第5章  EDA技术工程应用实例
5.1  SOPC设计
5.1.1  概述
5.1.2  Hell0 World工程
5.1.3  EPCs+FPGA+SDRAM结构
5.1.4  小结
5.2  基于FPGA的PlD算法实现
5.2.1  概述
5.2.2  数字PID控制器
5.2.3  PID算法的程序流程
5.2.4  FPGA实现PID的原理
5.2.5  构建PID模块
5.2.6  软PID控制的实现
5.3  8031内核设计
5.3.1  ALu部分
5.3.2  定时器/计数器
5.3.3  中断
5.3.4  串行接口
5.3.5  RAM和ROM
5.4  EDA在无功补偿控制系统中的应用
5.4.1  系统框图
5.4.2  功率因数和低压系统工作频率的测量
5.4.3  晶闸管触发脉冲产生电路
5.4.4  误差分析
5.4.5  小结
5.5  数字钟的EDA设计
5.5.1  设计要求
5.5.2  功能描述
5.5.3  各单元电路的实现
5.5.4  数字钟的顶层电路设计

第6章  EDA技术实验
6.1  Quartu8 II的使用
6.2  7人表决器
6.3  格雷码变换电路
6.4  BCD码加法器
6.5  4位全加器
6.6  英语字母显示电路
6.7  4位并行乘法器
6.8  设计基本触发器
6.9  设计74LSl60计数器功能模块
6.10  步长可变的加减计数器
6.11  可控脉冲发生器
6.12  正负脉宽数控调制信号发生器
6.13  序列检测器
6.14  4位移位乘法器
6.15 出租车计费器
6.16 数字秒表
6.17 频率计
6.18 交通灯控制器
6.19 数码锁
6.20 乒乓球游戏机

附录
附录A Ycrr_SOPC_V1.0实验开发板简介
附录B可编程逻辑器件简介及其配置
参考文献
展开
加入书架成功!
收藏图书成功!
我知道了(3)
发表书评
读者登录

请选择您读者所在的图书馆

选择图书馆
浙江图书馆
点击获取验证码
登录
没有读者证?在线办证