第1部分 概述
第1章 功耗和工艺最小化技术
1.1 概述
1.2 集成电路功耗
1.3 工艺选择和基本原理
1.4 通过衬底反偏控制泄漏电流
1.5 系统级性能
1.6 工艺、电压和温度变化
1.7 电路和微体系结构的变化影响
1.8 自适应技术与变化耐受性
1.9 动态电压缩放
1.1 0结论
参考文献
第2章 低功耗数字信号处理器
2.1 概述
2.2 驱动程度中的应用
2.3 计算密集型功能和DSP方案
2.4 DSP作为SoC的一部分
2.5 结论与未来趋势
2.6 致谢
参考文献
第3章 高能效可重构处理器
3.1 概述
3.2 可重构结构的能效
3.3 DART结构
3.4 确认结果
3.5 结论
3.6 感谢
参考文献
第4章 Macgic,一种可重配置的低功耗数字信号处理器
4.1 概述
4.2 MacgicDSP架构
4.3 MacgicDSP重配置机制
4.4 性能结果
4.5 总结
参考文献
第5章 低功耗异步处理器
5.1 概述
5.2 异步电路的低功耗技术
5.3 低功耗设计方法
5.4 异步处理器
5.5 系统级低功耗技术
5.6 总结
参考文献
第6章 通信用低功耗基带处理器
6.1 概述
6.2 基带DSP数字处理器(DBBP)
6.3 低功耗无线基带DSP处理器设计
6.4 案例研究一:可变数据长度和计算精度
6.5 案例研究二:块交织器的硬件结构
6.6 总结
参考文献
第7章 降低SRAM的待机功耗
7.1 概述
7.2 降低泄漏
7.3 噪声裕度和速度要求
7.4 局部切换源 衬底偏置
7.5 结果
7.6 结论
参考文献
第8章 低功耗高速缓存设计
8.1 概述
8.2 高速缓存结构
8.3 影响高速缓存功耗的因素
8.4 低功耗技术
8.5 总结
8.6 致谢
参考文献
第9章 低能耗嵌入式系统的存储器结构
9.1 概述
9.2 存储器分区
9.3 存储器传输优化
9.4 总结
参考文献
第2部分 低功耗电路
第10章 片上系统设计中能耗和性能的折中
10.1 概述
10.2 硬件强度
10.3 架构复杂度
10.4 能量 效率准则
10.5 其他能量 性能准则
10.6 示例:增加一个执行旁路
10.7 结论
10.8 致谢
参考文献
第11章 具有功率监控操作系统级的低功耗SoC
11.1 概述
11.2 相关工作
11.3 准备:SoC架构的产生
11.4 特定应用操作系统的自动产生
11.5 实验
11.6 结论
参考文献
第12章 SoC的低功耗数据存储和通信
12.1 概述
12.2 相关工作
12.3 软件控制存储器的层级优化
12.4 MHLA的案例研究
12.5 软件控制高速缓存缺失优化
12.6 结论
参考文献
第13章 片上网络:SoC互连的高能效设计
13.1 概述
13.2 微网络:架构和协议
13.3 高能效微网络设计
13.4 结论
参考文献
第14章 应用于无线传感器网络的高集成度超低
功耗RF收发机
14.1 概述
14.2 低功耗无线电中的RFMEMS
14.3 AdHoc(点对点)无线传感器网络接收机
14.4 AdHoc无线传感器网络发射机
14.5 低功耗电路设计技术
14.6 系统集成
14.7 结论
14.8 致谢
参考文献
第15章 移动自组网的高能效按需路由协议
15.1 概述
15.2 MANET路由协议
15.3 低功耗路由协议
15.4 高能效源路由
15.5 寿命预测路由
15.6 源路由算法的定量评价
15.7 结论
参考文献
第16章 建模计算、传感和驱动表层
16.1 概述
16.2 胶体计算
16.3 应用程序划分
16.4 通信体系结构和失效管理
16.5 仿真基础
16.6 总结
16.7 致谢
参考文献
第3部分 低功耗设计的CAD工具
第17章 低功耗软件技术
17.1 概述
17.2 预测平均功率的软件模型
17.3 预测瞬时功率的指令级模型
17.4 瞬时功率预测的新兴应用:安全性
17.5 致谢
参考文献
第18章 低功耗/低能耗编译器优化
18.1 概述
18.2 为什么是编译器
18.3 功率 能量 性能
18.4 优化列表
18.5 未来有关功率/能量的编译器研究
18.6 致谢
参考文献
第19章 利用可重定目标工具流程的低功耗处理器
内核设计
19.1 概述
19.2 设计高效率专用处理器的可重定目标工具流
19.3 低功耗处理器架构设计
19.4 一款应用于音频译码的超低功耗DSP
19.5 结论
19.6 致谢
参考文献
第20章 系统设计阶段低功耗设计与功能同步验证
自动化的最新进展
20.1 概述
20.2 用于低功耗的先进回路变换
20.3 在IntelIXP1200上开发任务级和数据级并行
20.4 利用SSDE的先进功能共同验证
参考文献
展开