搜索
高级检索
高级搜索
书       名 :
著       者 :
出  版  社 :
I  S  B  N:
文献来源:
出版时间 :
FPGA/CPLD系统设计与应用案例
0.00    
图书来源: 浙江图书馆(由图书馆配书)
  • 配送范围:
    全国(除港澳台地区)
  • ISBN:
    9787508378206
  • 作      者:
    朱恭生,胡冬琴,王琳娜编著
  • 出 版 社 :
    中国电力出版社
  • 出版日期:
    2009
收藏
编辑推荐
    《FPGA/CPLD系统设计与应用案例》介绍了利用MAx+plusⅡ进行数字电路设计的设计流程,从设计输入到设计编译再到模拟仿真,最后是编程下载,每一部分都做了详尽的介绍,其中融入了作者的使用心得,使读者阅读起来方便、实用。设计输入方法介绍了文本输入法、波形输入法等多种输入方法,以便于读者灵活运用。
展开
内容介绍
    《FPGA/CPLD系统设计与应用案例》从数字电子技术入手,系统讲解了组合逻辑电路及时序逻辑电路的基本知识以及常用逻辑电路运用和设计。在此基础上以Altera公司的可编程逻辑器件、MAX+plus Ⅱ开发工具为平台讲解了可编程逻辑器件的应用设计方法,最后通过EDA工程实例将数字电子技术与EDA有机结合,讲解了常用逻辑电路在可编程逻辑器件上的实现。
    《FPGA/CPLD系统设计与应用案例》共分为四大部分:数字电子技术(逻辑代数、组合逻辑电路、时序逻辑电路)、可编程逻辑器件及开发工具(可编程逻辑器件、MAX+plusⅡ概述、原理图输入法设计、设计项目编译、电路仿真与时序分析、其他输入设计法和器件编程)、硬件描述语言VHDL和EDA工程实例。
    《FPGA/CPLD系统设计与应用案例》可供计算机、电子信息、自动化等专业的高校师生学习、参考,对电子工程技术人员也有实用价值。
展开
精彩书摘
    第二章  组合逻辑电路
    数字电路分为组合逻辑电路和时序逻辑电路两类。组合逻辑电路的特点是输出信号只与当时的输入信号保持对应的函数关系,与其他时刻的输入状态无关,它是无记忆功能的。
    组合逻  辑电路的基本单元是逻辑门电路。
    第一节逻辑门电路
    一、逻辑门电路概述
    实现基本逻辑运算和复合逻辑运算的单元电路统称为逻辑门电路,简称门电路。
    1.逻辑门电路的特点
    门电路是一种开关电路,是由开关器件依据门电路不同的逻辑功能组成。通常所用的开关器件即是工作在开关方式下的半导体二极管、半导体三极管(双极型三极管).和场效应管(MOS管)。它们是一种受控开关,在正向偏置时器件处于导通状态,相当于开关的接通;在反向偏置时器件处于截止状态,相当于开关的断开。
    2.常用逻辑门电路
    (1)分立元器件逻辑门电路是组成单元逻辑门的原始形式,目前已逐渐被集成逻辑门电路所取代。但通过介绍分立元器件逻辑门电路,可引入用门电路实现逻辑运算的基本概念。
    ……
展开
目录
前言
第一章 逻辑代数基础
第一节 数制与编码
一、数制
二、数制转换
三、二进制的算术运算
四、常用编码
第二节 逻辑运算
一、逻辑代数的基本运算
二、逻辑代数的复合运算
第三节 逻辑函数
一、逻辑函数的表示方法
二、逻辑函数表示方法的相互转换
第四节 逻辑代数的公理、基本定律、运算规则
一、逻辑代数的公理
二、逻辑代数的基本定律
三、逻辑代数的运算规则
第五节 逻辑函数的化简
一、公式化简法
二、卡诺图化简法

第二章 组合逻辑电路
第一节 逻辑门电路
一、逻辑门电路概述
二、分立元器件门电路
三、数字集成电路
第二节 组合逻辑电路分析
一、组合逻辑电路的分析步骤
二、组合逻辑电路的分析举例
第三节 组合逻辑电路设计
一、组合逻辑电路设计步骤
二、组合逻辑电路设计举例
第四节 加法器
一、半加器设计
二、全加器设计
三、集成加法器
四、全加器应用
第五节 编码器
一、普通编码器
二、二一十进制编码器
三、优先编码器
第六节 译码器
一、译码器设计
二、集成译码器
三、数字显示译码驱动电路
第七节 数据选择器和数值比较器
一、数据选择器
二、数值比较器(Comparator)

第三章 时序逻辑电路
第一节 触发器
一、触发器的分类、特点及描述方法
二、基本RS触发器
三、同步RS触发器
四、边沿触发器
五、触发器的相互转换
第二节 时序逻辑电路的分析方法
一、同步时序逻辑电路的分析方法
二、异步时序逻辑电路的分析方法
第三节 计数器
一、计数器的分类
二、二进制计数器的设计
三、集成计数器
第四节 寄存器
一、数据寄存器
二、移位寄存器
三、移位寄存器的应用

第四章 可编程逻辑器件
第一节 专用集成电路ASIC
第二节 FPGA/CPLD概述
第三节 PLD/FPGA结构与原理
一、基于乘积项(product-Term)的PLD结构
二、查找表(Look-Up-Table)的原理与结构
第四节 Ahera公司的可编程逻辑器件
一、Altera公司的CPLD
二、Altera公司的FPGA
三、CPLD与FPGA的选用

第五章 MAX+plusⅡ概述
第一节 MAx+plusⅡ的系统配置和安装
一、推荐的系统配置
二、MAX+plusⅡ的安装
第二节 MAX+plusⅡ的授权
第三节 初识MAx+plusⅡ
一、管理器窗口
二、图形编辑器
三、符号编辑器
四、文本编辑器
五、波形编辑器
六、编译器窗口
七、仿真窗口
八、时间分析器
九、器件编程窗口
十、底层图编辑器
第四节 MAx+plusⅡ设计过程
一、设计流程
二、设计步骤
三、常用菜单简介
第五节 用MAx+plusⅡ的设计实例
一、实例设计输入
二、设计编译
三、模拟仿真
四、定时分析

第六章 原理图输入法设计
第一节 原理图输入法设计
一、原理图编辑器
二、原理图设计流程
三、图形符号编辑流程
第二节 器件选择和管脚锁定
一、器件选择
二、管脚锁定
……
第七章 设计项目编译
第八章 电路仿真与时序分析
第九章 其他输入设计法
第十章 器件编程
第十一章 硬件描述语言VHDL语言
第十二章 FPGA/CPLD综合设计实例
展开
加入书架成功!
收藏图书成功!
我知道了(3)
发表书评
读者登录

请选择您读者所在的图书馆

选择图书馆
浙江图书馆
点击获取验证码
登录
没有读者证?在线办证