《FPGA/CPLD系统设计与应用案例》从数字电子技术入手,系统讲解了组合逻辑电路及时序逻辑电路的基本知识以及常用逻辑电路运用和设计。在此基础上以Altera公司的可编程逻辑器件、MAX+plus Ⅱ开发工具为平台讲解了可编程逻辑器件的应用设计方法,最后通过EDA工程实例将数字电子技术与EDA有机结合,讲解了常用逻辑电路在可编程逻辑器件上的实现。
《FPGA/CPLD系统设计与应用案例》共分为四大部分:数字电子技术(逻辑代数、组合逻辑电路、时序逻辑电路)、可编程逻辑器件及开发工具(可编程逻辑器件、MAX+plusⅡ概述、原理图输入法设计、设计项目编译、电路仿真与时序分析、其他输入设计法和器件编程)、硬件描述语言VHDL和EDA工程实例。
《FPGA/CPLD系统设计与应用案例》可供计算机、电子信息、自动化等专业的高校师生学习、参考,对电子工程技术人员也有实用价值。
展开