Quartus Ⅱ软件的TimeQuest时序分析器和标准时序分析器可以用于分析设计中的所有逻辑,并有助于指导Fitter达到设计中的时序要求。用户可以使用时序分析器产生的信息来分析、调试并验证设计中的时序要求,还可以使用快速时序模型进行时序分析,验证最佳情况(最快速度登记的最小延时)条件下的时序。默认情况下,时序分析作为全编译的一部分自动运行,它观察和报告时序信息,如建立时间、保持时间、时钟至输出延时、最大时钟频率以及设计的其他时序特性,可以使用时序分析生成的信息分析、调试和验证设计的时序性能。
5. 仿真工具
QuaRtus Ⅱ提供了Simulator工具对设计进行功能仿真和时序仿真。功能仿真主要验证电路功能是否符合设计要求;时序仿真包含延时信息,它能较好地反映芯片的设计工作情况。除了可以使用Quartus II集成的Simulator工具外,也可以利用第三方工具对设计进行仿真。
6. 编程/配置工具
使用Quartus Ⅱ软件成功编译工程之后,可以对Altera器件进行编程或配置。Quartus Ⅱ Compiler.的Assembler模块可以生成编程文件,结合Altera编程硬件,Quartus Ⅱ Programmer工具可以对器件进行编程或配置。此外,还可以使用Quartus ⅡProgrammer的独立版本对器件进行编程和配置。
7. 其他工具
除了上述提到的工具外,Quartus Ⅱ还提供了诸多的工具,如时序收敛工具、PowerPlay功耗分析工具、SignalTap Ⅱ逻辑分析器和工程更改管理工具等。这些工具可以为系统的设计、调试和优化以及工程的管理提供强大的支持和帮助。
此外,系统设计包括SOPC Builder和DSP Builder组建。Quartus Ⅱ与soPCBuilder.一起为建立SOPC设计提供标准化的图形环境。其中,SOPC由CPU、存储器接口、标准外围设备和用户自定义的外围设备等组件组成。SOPC Builder允许选择和白定义系统模块的各个组件和接口,它将这些组件组合起来,生成对这些组件进行实例化的单个系统模块,并自动生成必要的总线逻辑。DSP Builder.可帮助用户在易于算法应用的开发环境中建立DSP设计的硬件表示,缩短了DSP设计周期。
除了Quartus Ⅱ软件集成的上述工具外,Quartus Ⅱ软件还提供第三方工具的链接。
展开